• No shipping costs from € 15, -
  • Lists and tips from our own specialists
  • Possibility of ordering without an account
  • No shipping costs from € 15, -
  • Lists and tips from our own specialists
  • Possibility of ordering without an account

Reducción del tiempo de prueba durante el diseño para la comprobabilidad

Yogeshkumar , Parmar, Haresh , Suthar & Maharshi , Patel

Reducción del tiempo de prueba durante el diseño para la comprobabilidad
Reducción del tiempo de prueba durante el diseño para la comprobabilidad

Reducción del tiempo de prueba durante el diseño para la comprobabilidad

Yogeshkumar , Parmar, Haresh , Suthar & Maharshi , Patel

Paperback | Spanish
  • Available. Delivery time is 17 working day (s).
  • Not in stock in our shop
€43.90
  • From €15,- no shipping costs.
  • 30 days to change your mind and return physical products

Description

Dado que la tecnología VLSI se está reduciendo continuamente a nodos tecnológicos más bajos, necesitamos una técnica eficiente para las pruebas. Actualmente, la fiabilidad y la capacidad de prueba son parámetros importantes en el diseño VLSI actual. Reducir el tiempo de prueba es el mayor desafío en la DFT (o prueba) basada en el escaneo, la secuencia que, cuando se aplica a un circuito digital, permitirá a los equipos de prueba automática distinguir entre el comportamiento correcto del circuito y el comportamiento defectuoso del circuito causado por los defectos. Ahora bien, los equipos ATE son máquinas muy caras, es decir, (i) un mayor número de patrones de prueba tardará más tiempo en ejecutarse y eso se traduce en un mayor coste. (ii) más arquitectura de datos para una prueba rentable. Por lo tanto, un mayor volumen de patrones requerirá una mayor capacidad de almacenamiento. Un mayor volumen de patrones también requiere más tiempo para la operación de escaneo en el DUT. El compilador DFT de Synopsys se utiliza para generar el diseño de escaneo verificado. La herramienta ATPG genera vectores que pueden detectar el volumen que necesita más memoria para ser almacenado, lo que supondrá un mayor coste. La herramienta ATPG genera un informe estadístico posterior que nos indica la información de la categoría de fallo que tenemos que interpretar para depurar los problemas de cobertura. La mejora del tiempo de prueba mediante la reordenación de las celdas de escaneo es el objetivo principal.

El profesor Yogesh Parmar ha completado el ME en el campo de la Ingeniería Electrónica y de Comunicaciones de la Universidad Tecnológica de Gujarat, Vadodara, Gujarat.El Dr. Haresh A. Suthar ha completado el BE- Electrónica, ME- Control Automático y Robótica y el doctorado en el campo de Control y Optimización de la M.S.University of Baroda, Vadodara, Gujarat.

Specifications

  • Publisher
    Ediciones Nuestro Conocimiento
  • Pub date
    Jan 2022
  • Pages
    56
  • Theme
    Electronics and communications engineering
  • Dimensions
    220 x 150 x 4 mm
  • Weight
    102 gram
  • EAN
    9786204420202
  • Paperback
    Paperback
  • Language
    Spanish

related products

Aardobservatie

Aardobservatie

Detlef Angermann
€47.50
Verbinding verbroken

Verbinding verbroken

J.C.A. de Meij
€34.99
Wie niet tech is, is gezien

Wie niet tech is, is gezien

Martijn Vet
€10.00
Ligt het nou aan mij?

Ligt het nou aan mij?

Jasper van Kuijk
€20.00